NJW4118 シリーズ
±2.0A 出力ターミネーション電源IC
NJW4118 シリーズ
±2.0A 出力ターミネーション電源IC
- データシートダウンロード
- ECADモデル: 詳しく見る
-
拡大
:q

概要
NJW4118は、DDR-SDRAMに対応したNch-MOSFET内蔵、最大2A の電流をシンク・ソースすることが可能なターミネーションレギュレータです。内部に高速オペアンプを搭載し、負荷の変動に対する優れた過渡応答特性を実現しています。VREF は内部生成もしくは外部から入力する2 通りに対応しており、VREF を外部から入力した場合においても、VTT を追従させることが可能です。外部入力時にはVREF部の内部回路を完全に停止することができるため低消費電力に貢献します。EN信号がLow時にVREFはON、VTTはOFFとなり、ディスチャージ機能により残留電荷を速やかに放電することができます。
アプリケーション
- 車載アプリケーション
- 産業機器
- その他
仕様
車載 | |
---|---|
電源電圧範囲 | 2.7V ~ 5.5V |
構造 | Bi-CMOS構造 |
動作温度範囲 | -40℃ ~ +125℃ |
ジャンクション温度 | +150℃ |
パッケージ | EQFN16-JE |
VREF 電圧精度 | VDDQ×0.49 to 0.51 |
VTT 電圧精度 | VREF±40mV |
EN Low時 | VTT 出力: OFF(Discharge) VREF 出力: ON |
備考 | ターミネーション用シンク・ソースレギュレータ ±2A の電流ソースおよび電流シンクに対応 VREF の外部入力に対応 セラミックコンデンサ対応 サーマルシャットダウン回路内蔵 Power Good 機能内蔵 過電流保護回路内蔵 低電圧誤動作防止回路内蔵 VTT ディスチャージ機能内蔵 |
技術資料
品質・パッケージ
- 製品詳細はデータシートをご参照ください
- パッケージ外形図、テーピング仕様、テーピングリール外形図、許容損失、基板パット推奨寸法 (ランドパターン)、などはデータシートもしくは各パッケージをご参照ください
NJW4118 シリーズ